Detalhes do produto:
|
Realçar: | Rádio definido software da C.C. 6V,A C.C. 6V encaixou o rádio definido software,A C.C. 6V encaixou rádios definidos software |
---|
Série encaixada USRP-LW E310
O USRP-LW E310 é um dispositivo encaixado do SDR. O AD9361 RF ajustou o dispositivo análogo apoia 2x2 MIMO com uma escala de frequência de 70 gigahertz MHz-6 e de uma largura de banda transiente de 56 megahertz. Com um tamanho do consumo de 133 x 68 x 26,4 milímetros e de potência tão baixo quanto 2-6 watts, é um dispositivo móvel e encaixado do SDR com as vantagens do poder de pouco peso, pequeno e do tamanho pequeno. O processamento da banda de base é corrido em um Zynq reconfigurável 7020 IC que combina Xilinx 7 séries FPGAs com os processadores integrados do BRAÇO A9 do duplo-núcleo. Usando o sistema operacional de Linux. Como todos os dispositivos de USRP, a arquitetura de software livre fornece motoristas do apoio da cruz-plataforma e do hardware de USRP (UHDs). Apoios de UHD a maioria de aplicações e estruturas do SDR tais como o rádio do GNU.
Características principais:
Parâmetros relacionados:
Categoria do parâmetro | valor numérico | unidade | Categoria do parâmetro | valor numérico | unidade |
Entrada/saída | Parâmetros de desempenho do RF | ||||
Entrada da tensão de C.C. | 5-15 | V | Escala de frequência | 70-6000 | Megahertz |
Consumo de potência | 2-6 | W | Potência de saída | >10 | dBm |
Parâmetros do módulo do converso | Incorpore um ponto da intercepção da terceiro-ordem | -20 | dBm | ||
Taxa de amostra do CAD (máxima | 61,44 | MS/s | Figura de ruído | <8> | DB |
Definição do CAD | 12 | bocados | Propriedades físicas | ||
Taxa de amostra de DAC | 61,44 | MS/s | tamanho | 133×68×26.4 | cm |
Definição de DAC | 12 | bocados | peso | 375 | g |
Precisão local da vibração | 2,0 | ppm |
Descrição do desempenho:
O transceptor AD9361 na parte frontal do RF fornece uma largura de banda instantânea de até 56 megahertz, cobre uma escala de frequência de 70 gigahertz MHz-6, e apoia 2X2 MIMO. O filtro da pré-seleção do RF deposita na parte frontal de transmite e recebe as relações para aumentar a seletividade da frequência.
O processador da banda de base usa o Xilinx Zynq 7020 SoC para fornecer a computação FPGA-acelerada, combinada com a operação independente apoiada por um processador central do BRAÇO do duplo-núcleo. O USRP-LW E310 integra uma riqueza dos periféricos tais como um receptor integrado de GPS para a conscientização do lugar e a sincronização de tempo, e um porto duplo do anfitrião de USB para armazenamento prolongado e outros dispositivos de I/O. Usando dispositivos disponíveis imediatamente, os usuários podem rapidamente protótipo e para desenvolver aplicações encaixadas.
O USRP encaixou a família usa uma distribuição personalizada de Linux da estrutura de OpenEmbedded para encontrar as necessidades específicas da aplicação. O sistema operacional do defeito vem instalado com software de Driver™ do hardware de USRP (UHD) e as ferramentas de desenvolvimento da terceira tais como o rádio do GNU. O E310 igualmente apoia a tecnologia de RFNoC, uma estrutura do desenvolvimento de RFNoC FPGA capaz de executar computações do tempo real e de cumprir as exigências do tratamento dos sinais wideband.
Estrutura do sistema operacional e do desenvolvimento
sistema operacional | OpenEmbedded Linux (instalado). |
Estrutura da programação de software |
UHD (instalado). Rádio do GNU (instalado). Xilinx ISE Design Suite |
Pessoa de Contato: Mr. Chen
Telefone: 18062514745