Detalhes do produto:
|
Realçar: | 160MHz encaixou o rádio definido software,USRP X310 16G,ettus x300 16G |
---|
LUOWAVE SDR-LW 2974, máquina completa de Usrp X310
SDR-LW 2974
●10MHz-6GHz
●Processador I7 de alta velocidade
●SSD 500GB
●16GB RAM
●placas de rede 1G e 10G
●O software de USRP definiu o equipamento de rádio do software
Introdução de produto
SDR-LW 2974 é um dispositivo autônomo encaixado de capacidade elevada do SDR, que consista em um processador, em uma parte frontal a bordo de FPGA e do RF. O produto tem um processador de Intel i7, uma memória SSD 500GB, e 16GB incorporados. As escalas da cobertura da frequência de 10 gigahertz MHz-6, e a largura de banda máxima são 160 megahertz. Tem as relações de alta velocidade opcionais múltiplas (PCIe, Gigabit Ethernet e 10 Gigabit Ethernet), assim como um Kintex-7 rico em recursos, usuário-programável FPGA. Como todos os dispositivos de USRP, este dispositivo usa um motorista da cruz-plataforma UHD do open source, e apoios de UHD a maioria de aplicações e estruturas do SDR, tais como o rádio do GNU.
Característica principal
processador i7, equipado com o sistema operacional do tempo real de Linux | Relação de JTAG |
Relação do Gen x4 de PCIe | |
500GB SSD, 16GB RAM | Quatro USB 3,0 portos |
cobertura da frequência 10MHz-6GHz | Portos duplos de SPF+ |
Largura de banda instantânea de até 160M pelo canal | Xilinx incorporado Kintex-7 FPGA |
O apoio 2 envia e 2 para receber ao mesmo tempo | Referência externo do pulso de disparo do apoio e de tempo do PPS referência |
Estrutura do desenvolvimento de RFNoC FPGA | Rádio do apoio GNU |
PC industrial
Processador | Intel I7 9700 |
Cartão de memória | 16G |
SFP | 10Gbps |
Cabo de PCIe | Gen 2 x4 de PCIe |
RJ45 | 1Gbps |
FPGA e banda de base
FPGA | Kintex-7 XC7K410T |
GOLE | 1G |
Definição do CAD | 14bit |
Definição de DAC | 16bit |
Taxa de amostra do CAD | 200M/S |
Como o núcleo de processamento digital de SDR-LW 2974, Xilinx Kintex-7 410T fornece a conexão de alta velocidade direta de todos os componentes principais, incluindo a parte frontal do RF, a relação do anfitrião e a memória DDR3. O defeito FPGA fornece todos os módulos de UHD para a para baixo-conversão digital e acima-conversão digital, frequência fina que ajustam, e algumas outras funções de DSP. Os usuários podem aproveitar-se do espaço livre abundante de FPGA e da estrutura do desenvolvimento suportados por USRP para desenvolver e executar seu próprio DSP que processa os módulos.
Índice do RF
Emissão | Receba | ||
Número de canais | 2 | Número de canais | 2 |
Escala de frequência | 10MHz-6GHz | Escala de frequência | 10MHz-6GHz |
Etapa da frequência | <1KHz | Etapa da frequência | <1KHz |
Potência de saída máximo | 6-20dBm | Potência de saída máximo | -15 dBm |
Escala do ganho | 31.5dB | Escala do ganho | 0 DB -37,5 |
Etapa do ganho | 0.5dB | Etapa do ganho | 0.5dB |
Largura de banda máxima do tempo real | 160MHz | Largura de banda máxima do tempo real | 160MHz |
Figura de ruído | 7dB |
Poder
Tensão | 220V |
Atual | 最大 3A |
Ambiente
escala da temperatura de trabalho | 0-50℃ |
Altura máxima | 2000m |
umidade | 10%-90% (nenhuma condensação) |
Ambiente do uso | Interno, exterior |
A fonte de alimentação SDR-LW2974 é conectada diretamente ao poder da cidade 220V. Recomenda-se usar o produto junto com os acessórios unidos da fonte de alimentação. Se você precisa do substituir, contacte por favor nossa empresa. O transmissor pode alcançar uma largura de banda de até 160M na escala de frequência de trabalho inteira.
Tamanho da estrutura
Tamanho físico | 23.5*26.5*13.4 (cm) |
Peso | 3.6Kg |
SDR-LW 2974 é um protótipo ideal para construir uma série de aplicações avançadas da pesquisa, incluindo a simulação de LTE independente ou de 802,11 dispositivos, o desenvolvimento de algoritmo médio do controle de acesso (MAC), o sistema da saída da entrada múltipla amostra (MIMO), o heterogeneous network, a transmissão de LTE, da compressão múltiplos do RF, detecção remota espectral, rádio cognitivo, beamforming e goniometria.
Pessoa de Contato: Mr. Chen
Telefone: 18062514745