Enviar mensagem
Casa ProdutosSDR encaixado

rádio definido FPGA do elevado desempenho da 2950 de 40MHz USRP software Embeddable

Certificado
China Wuhan Tabebuia Technology Co., Ltd. Certificações
Estou Chat Online Agora

rádio definido FPGA do elevado desempenho da 2950 de 40MHz USRP software Embeddable

rádio definido FPGA do elevado desempenho da 2950 de 40MHz USRP software Embeddable
rádio definido FPGA do elevado desempenho da 2950 de 40MHz USRP software Embeddable

Imagem Grande :  rádio definido FPGA do elevado desempenho da 2950 de 40MHz USRP software Embeddable

Detalhes do produto:
Lugar de origem: China
Marca: Luowave
Número do modelo: 2950 de USRP-LW
Condições de Pagamento e Envio:
Quantidade de ordem mínima: 1 parte
Preço: USD
Detalhes da embalagem: Caixa de papel \ caixa de papel
Tempo de entrega: Bens do ponto ou 30 dias
Termos de pagamento: T/T
Habilidade da fonte: 1 parte

rádio definido FPGA do elevado desempenho da 2950 de 40MHz USRP software Embeddable

descrição
Largura de banda: 40MHz
Realçar:

software embeddable 2950 definida do rádio

,

SDR do elevado desempenho 2950

,

software embeddable 2950 definida do rádio

Software universal plataforma de rádio definida, 2950 de USRP-LW, 40MHz

 

A 2950 de USRP-LW é uma plataforma software-definida de capacidade elevada, evolutiva do rádio (SDR) para sistemas de comunicação sem fio de projeto e de distribuição da próxima geração. Consiste em um USRP-LW X310, duas placas de filha de WBX-LW 40MHz RF e um OCXO,

 

A arquitetura de hardware da 2950 de USRP-LW combina dois entalhes expandidos da placa de filha da largura de banda com uma largura de banda de até 40M 50 megahertz a 2,2 gigahertz. E caracteriza relações de alta velocidade múltiplas para escolher de (portos de PCIe, de Gigabit/10 Gigabit Ethernet), assim como um Kintex-7 rico em recursos, usuário-programável FPGA. Além, a 2950 de USRP-LW usa um motorista da cruz-plataforma UHD do open source, com um grande número estruturas do desenvolvimento, arquiteturas compatíveis da referência, e projetos do open source.

 

Como o núcleo de processamento digital da 2950 de USRP-LW o XC7K410T FPGA fornece a conectividade de alta velocidade entre todos os componentes principais. Inclui a parte frontal do RF, a relação do anfitrião, e a memória DDR3. O defeito FPGA fornece toda UHDs controlando o downconversion digital e upconversion digital, frequência fina que ajustam, e alguns outros blocos da função de DSP. Os usuários podem aproveitar-se do espaço de reposição do Kintex-7 rico em recursos FPGA, mais a estrutura do desenvolvimento de RFNoC apoiada por USRP, para desenvolver e executar seu próprio DSP que processa os módulos.

O jogo do equipamento da 2950 de USRP-LW inclui: uma unidade principal da 2950 de USRP-LW, cabo do gigabit, adaptador do gigabit de SFP+, adaptador do poder, cabo de USB2.0 JTAG, raiz do cabo 4 do RF do conector de SMA.

 

A 2950 de TheUSRP-LW oferece uma variedade de relações de alta velocidade escolher de. No painel do dispositivo, o porto de Gigabit Ethernet é uma das maneiras as mais simples e as mais de uso geral de conectar. Para aplicações com largura de banda prolongada e baixa latência, tal como estudos de PHY/MAC, o X310 fornece uma relação de ônibus eficiente PCIe x4 para esta operação determinística. Quando a aplicação usa a gravação ou o multi-nó da rede que processam, o porto de 10 gigabits é a melhor escolha.

 

A 2950 de USRP-LW inclui muitas características adicionais que ajudarão algumas outras aplicações sem fio. Por exemplo, no projeto de FPGA, o 1GB DDR3 no cartão-matriz pode ser usado como a proteção de dados e o armazenamento de dados. O GPSDO interno fornece a referência da frequência da elevada precisão quando sincronizado ao sistema de GPS com um atraso da sincronização de menos do que 50ns. Permite que o usuário controle componentes externos tais como os amplificadores e os interruptores através da relação de GPIO, entradas do apoio tais como disparadores do evento, e observam-no eliminam erros de sinais. A 2950 de USRP-LW igualmente inclui um adaptador interno de JTAG que permita que os colaboradores facilmente carreguem e eliminem erros de imagens novas de FPGA.

 

 

 

Contacto
Wuhan Tabebuia Technology Co., Ltd.

Pessoa de Contato: Mr. Chen

Telefone: 18062514745

Envie sua pergunta diretamente para nós (0 / 3000)