logo
Bom preço. on-line

Detalhes dos produtos

Created with Pixso. Para casa Created with Pixso. produtos Created with Pixso.
SDR DE USRP
Created with Pixso. USRP-LW E310∙ Portable E310 USRP Software Defined Radio 9 Axis Measurement Unit

USRP-LW E310∙ Portable E310 USRP Software Defined Radio 9 Axis Measurement Unit

Nome da marca: Luowave
Número do modelo: E310
MOQ: 1 parte
preço: USD
Tempo de entrega: Bens do ponto ou 30 dias
Condições de pagamento: T/T
Informações pormenorizadas
Lugar de origem:
China
Detalhes da embalagem:
Caixa de papel \ caixa de papel
Habilidade da fonte:
1 parte
Destacar:

O software de USRP definido transmite por rádio a linha central 9

,

e310 linha central do usrp 9

,

9 usrp da linha central e310

Descrição do produto

O software definiu o rádio, USRP-LW E310

Vista geral do produto:

O USRP E310 oferece software autônomo portátil uma plataforma de rádio definida projetada para o desenvolvimento do campo. O transceptor flexível de 2×2 MIMO AD9361 de Analog Devices fornece até 56 megahertz de frequências instantâneas da largura de banda e dos períodos de 70 megahertz – 6 gigahertz para cobrir faixas múltiplas do interesse. Bancos de filtro do RF no transmissor e na parte frontal do receptor para aumentar a seletividade.

O processador da banda de base usa o Xilinx Zynq 7020 SoC para entregar FPGA acelerou as computações combinadas com a operação autônoma permitida por um processador central do BRAÇO do duplo-núcleo. O USRP E310 inclui um grupo rico de periféricos tais como um receptor integrado de GPS para a conscientização da posição e a sincronização de tempo, assim como dois porta usb do anfitrião para o armazenamento, o I/O, e opções de alargamento de uma comunicação com dispositivos disponíveis imediatamente. Os usuários podem rapidamente protótipo e para distribuir projetos para aplicações móveis e encaixadas com o tamanho, o peso, e as exigências de poder apertados.

 

Característica principal:

  • Gigahertz MHz-6 da cobertura 70 da frequência
  • Até a largura de banda do sinal 56MHz
  • transceptor de 2x2 MIMO
  • A relação do transceptor tem um banco de filtro preselected
  • processador do ARM Cortex A9-886 megahertz do Duplo-núcleo, Xilinx Zynq 7020 SoC FPGA
  • 1GB DDR3 RAM para os processadores centrais do BRAÇO, 512 MB DDR3 RAM para a lógica de FPGA
  • A taxa de preparação de amostras de FPGA PARA ARMAR o processador é até 10MS/s
  • Apoie o uso da sincronização da referência do pulso de disparo do PPS
  • Receptor de posicionamento global integrado do sistema de GPS
  • Unidade de medida com inércia incorporado de 9 linhas centrais
  • Relação dos ethernet de 1 Gb e relação de USB
  • Tamanho: 133 x 68,2 x 26,4 milímetros de peso: 357 g
  • Sistema operacional incorporado de OpenEmbedded
  • Open source UHD 3.8.0 do apoio ou motorista mais novo e relação do API
  • Estrutura do desenvolvimento de FPGA que apoia RFNoC
  • Rádio do apoio GNU
  • A relação audio no painel frontal foi cancelada
  • OpenEmbedded Linux
  • Versão 14,0 do API do software livre do motorista do hardware de USRP (UHD) ou mais alto
  • Estrutura do desenvolvimento de RFNoC™ FPGA
  • Parâmetros relacionados:

 

Categoria do parâmetro Valor Unidade Categoria do parâmetro 数值 单位
Entrada/saída Parâmetros de desempenho do RF
Entrada da tensão de C.C. 5-15 V Escala de frequência 70-6000 Megahertz
Consumo de potência 2-6 W Potência de saída >10 dBm
Parâmetros do módulo da conversão Incorpore o ponto da intercepção da terceiro-ordem -20 dBm
Taxa de amostra do CAD (máximo) 61,44 MS/s Figura de ruído <>8 DB
Definição do CAD 12 bocados Propriedades físicas    
Taxa de amostra de DAC 61,44 MS/s Tamanho 133×26,4do ×68 cm
Definição de DAC 12 bocados Peso 375 g
Precisão local da oscilação 2,0 ppm      

 

 

Descrição do desempenho:

O transceptor AD9361 da parte frontal do RF fornece a largura de banda instantânea até 56 megahertz, a escala de frequência cobre 70 gigahertz MHz-6, e apoia 2X2 MIMO. O banco de filtro da pré-seleção do RF na parte frontal de transmite a relação e receba a relação aumenta a seletividade da frequência.

O processador da banda de base usa Xilinx Zynq 7020 SoC para fornecer a computação acelerada FPGA, combinada com a operação independente apoiada pelo processador central do BRAÇO do duplo-núcleo. USRP-LW E310 integra uma riqueza dos periféricos, tais como um receptor integrado de GPS que possa ser usado para a conscientização do lugar e a sincronização de tempo, e os portos duplos do anfitrião de USB que podem ser usados para o espaço de armazenamento expandido e os outros dispositivos de I/O. Usando o equipamento disponível imediatamente, os usuários podem rapidamente protótipo e para desenvolver aplicações encaixadas.

O USRP encaixou séries usa uma distribuição de Linux personalizada pela estrutura de OpenEmbedded para encontrar as necessidades específicas da aplicação. O sistema operacional do defeito é instalado com software de Driver™ do hardware de USRP (UHD) e as ferramentas de desenvolvimento da terceira tais como o rádio do GNU. E310 igualmente apoia a tecnologia de RFNoC. A estrutura do desenvolvimento de RFNoC FPGA pode executar cálculos do tempo real e cumprir as exigências do tratamento dos sinais de faixa larga.

Estrutura do sistema operacional e do desenvolvimento

 

sistema operacional OpenEmbedded Linux (instalado)
Estrutura da programação de software

UHD (instalado)

Rádio do GNU (instalado)

Xilinx ISE Design Suite

 

Bom preço. on-line

Detalhes dos produtos

Created with Pixso. Para casa Created with Pixso. produtos Created with Pixso.
SDR DE USRP
Created with Pixso. USRP-LW E310∙ Portable E310 USRP Software Defined Radio 9 Axis Measurement Unit

USRP-LW E310∙ Portable E310 USRP Software Defined Radio 9 Axis Measurement Unit

Nome da marca: Luowave
Número do modelo: E310
MOQ: 1 parte
preço: USD
Detalhes da embalagem: Caixa de papel \ caixa de papel
Condições de pagamento: T/T
Informações pormenorizadas
Lugar de origem:
China
Marca:
Luowave
Número do modelo:
E310
Quantidade de ordem mínima:
1 parte
Preço:
USD
Detalhes da embalagem:
Caixa de papel \ caixa de papel
Tempo de entrega:
Bens do ponto ou 30 dias
Termos de pagamento:
T/T
Habilidade da fonte:
1 parte
Destacar:

O software de USRP definido transmite por rádio a linha central 9

,

e310 linha central do usrp 9

,

9 usrp da linha central e310

Descrição do produto

O software definiu o rádio, USRP-LW E310

Vista geral do produto:

O USRP E310 oferece software autônomo portátil uma plataforma de rádio definida projetada para o desenvolvimento do campo. O transceptor flexível de 2×2 MIMO AD9361 de Analog Devices fornece até 56 megahertz de frequências instantâneas da largura de banda e dos períodos de 70 megahertz – 6 gigahertz para cobrir faixas múltiplas do interesse. Bancos de filtro do RF no transmissor e na parte frontal do receptor para aumentar a seletividade.

O processador da banda de base usa o Xilinx Zynq 7020 SoC para entregar FPGA acelerou as computações combinadas com a operação autônoma permitida por um processador central do BRAÇO do duplo-núcleo. O USRP E310 inclui um grupo rico de periféricos tais como um receptor integrado de GPS para a conscientização da posição e a sincronização de tempo, assim como dois porta usb do anfitrião para o armazenamento, o I/O, e opções de alargamento de uma comunicação com dispositivos disponíveis imediatamente. Os usuários podem rapidamente protótipo e para distribuir projetos para aplicações móveis e encaixadas com o tamanho, o peso, e as exigências de poder apertados.

 

Característica principal:

  • Gigahertz MHz-6 da cobertura 70 da frequência
  • Até a largura de banda do sinal 56MHz
  • transceptor de 2x2 MIMO
  • A relação do transceptor tem um banco de filtro preselected
  • processador do ARM Cortex A9-886 megahertz do Duplo-núcleo, Xilinx Zynq 7020 SoC FPGA
  • 1GB DDR3 RAM para os processadores centrais do BRAÇO, 512 MB DDR3 RAM para a lógica de FPGA
  • A taxa de preparação de amostras de FPGA PARA ARMAR o processador é até 10MS/s
  • Apoie o uso da sincronização da referência do pulso de disparo do PPS
  • Receptor de posicionamento global integrado do sistema de GPS
  • Unidade de medida com inércia incorporado de 9 linhas centrais
  • Relação dos ethernet de 1 Gb e relação de USB
  • Tamanho: 133 x 68,2 x 26,4 milímetros de peso: 357 g
  • Sistema operacional incorporado de OpenEmbedded
  • Open source UHD 3.8.0 do apoio ou motorista mais novo e relação do API
  • Estrutura do desenvolvimento de FPGA que apoia RFNoC
  • Rádio do apoio GNU
  • A relação audio no painel frontal foi cancelada
  • OpenEmbedded Linux
  • Versão 14,0 do API do software livre do motorista do hardware de USRP (UHD) ou mais alto
  • Estrutura do desenvolvimento de RFNoC™ FPGA
  • Parâmetros relacionados:

 

Categoria do parâmetro Valor Unidade Categoria do parâmetro 数值 单位
Entrada/saída Parâmetros de desempenho do RF
Entrada da tensão de C.C. 5-15 V Escala de frequência 70-6000 Megahertz
Consumo de potência 2-6 W Potência de saída >10 dBm
Parâmetros do módulo da conversão Incorpore o ponto da intercepção da terceiro-ordem -20 dBm
Taxa de amostra do CAD (máximo) 61,44 MS/s Figura de ruído <>8 DB
Definição do CAD 12 bocados Propriedades físicas    
Taxa de amostra de DAC 61,44 MS/s Tamanho 133×26,4do ×68 cm
Definição de DAC 12 bocados Peso 375 g
Precisão local da oscilação 2,0 ppm      

 

 

Descrição do desempenho:

O transceptor AD9361 da parte frontal do RF fornece a largura de banda instantânea até 56 megahertz, a escala de frequência cobre 70 gigahertz MHz-6, e apoia 2X2 MIMO. O banco de filtro da pré-seleção do RF na parte frontal de transmite a relação e receba a relação aumenta a seletividade da frequência.

O processador da banda de base usa Xilinx Zynq 7020 SoC para fornecer a computação acelerada FPGA, combinada com a operação independente apoiada pelo processador central do BRAÇO do duplo-núcleo. USRP-LW E310 integra uma riqueza dos periféricos, tais como um receptor integrado de GPS que possa ser usado para a conscientização do lugar e a sincronização de tempo, e os portos duplos do anfitrião de USB que podem ser usados para o espaço de armazenamento expandido e os outros dispositivos de I/O. Usando o equipamento disponível imediatamente, os usuários podem rapidamente protótipo e para desenvolver aplicações encaixadas.

O USRP encaixou séries usa uma distribuição de Linux personalizada pela estrutura de OpenEmbedded para encontrar as necessidades específicas da aplicação. O sistema operacional do defeito é instalado com software de Driver™ do hardware de USRP (UHD) e as ferramentas de desenvolvimento da terceira tais como o rádio do GNU. E310 igualmente apoia a tecnologia de RFNoC. A estrutura do desenvolvimento de RFNoC FPGA pode executar cálculos do tempo real e cumprir as exigências do tratamento dos sinais de faixa larga.

Estrutura do sistema operacional e do desenvolvimento

 

sistema operacional OpenEmbedded Linux (instalado)
Estrutura da programação de software

UHD (instalado)

Rádio do GNU (instalado)

Xilinx ISE Design Suite

 

google-site-verification=LHKXdKSgb0410i8_02p4vlxN7qyVNzvXVzacK7zHFKo